|
|
|
|
|
|
本发明公开了一种时钟切换电路,要解决的技术问题是避免产生毛刺、亚稳态。本发明的时钟切换电路,由两个复位产生电路、两个或门、三个非门、两个D触发器和时钟输出电路组成,复位产生电路由与非门构成RS锁存器。本发明与现有技术相比,当第一时钟切换为第二时钟时,在第一时钟为低电平时关断第一时钟的门控信号,同时释放第二RS锁存器的复位输出信号,在第二时钟为低电平时打开第二时钟的门控信号从而避免了时钟切换时的毛刺,复位产生电路保证了D触发器的异步复位端的一定是在时钟为低电平时通过RS锁存电路对复位信号进行同步操作,因此避免了亚稳态的产生。 |
|
|
|
|
|
|
|
|
时钟切换电路
一种时钟切换电路,其特征在于:所述时钟切换电路由两个复位产生电路、两个或门、三个非门、两个D触发器和时钟输出电路组成;第一复位产生电路、第二复位产生电路分别连接第一D触发器、第二D触发器,两个D触发器的Q端分别输出信号至时钟输出电路;第二D触发器的*端信号接第一复位产生电路的一个输入端、同时经过第二非门至第三或门的输入端,第一D触发器的*端接第二复位产生电路的一个输入端、同时经过第三非门至第四或门的输入端;第一复位产生电路的另一个输入端接第三或门的输出端,第二复位产生电路的另一个输入端接第四或门的输出端;所述第一D触发器的D输入端接时钟选择信号,第二D触发器的D输入端接时钟选择信号经过第一非门得到的反相信号;第一D触发器的时钟端和第三或门的另一输入端接第一时钟信号,第二D触发器的时钟端和第四或门的另一输入端接第二时钟信号。
|
|
|
|
|
|
|